Warm tip: This article is reproduced from serverfault.com, please click

makefile-如何使用带有 $@ 的 make 文件函数来生成先决条件?

(makefile - How to use make file functions with $@ to generate prerequisites?)

发布于 2021-06-13 15:16:31

我想从目标中提取先决条件的名称。

TARS= zabc zbcd zcde zdef
# and I want abc.o to be a prerequisite for zabc
$(TARS): $(patsubst z%,%.o,$@) z.c
    gcc -c -o $@ $^ 

但是,这是行不通的。考虑以下:

TARS= zabc zbcd zcde zdef
# and I want abc.o to be a prerequisite for zabc
$(TARS): $(patsubst z%,%.o,zabc) z.c
    gcc -c -o $@ $^ 

忽略TARS上面的代码,但这适用于make zabc. 所以我想知道如何$@在函数中用作参数来获取先决条件名称。

Questioner
Mahek Shamsukha
Viewed
0
MadScientist 2021-06-14 21:53:30

简短的回答是,你不能。如文档中所述,自动变量在规则的配方中设置,而不是在扩展先决条件时设置。你可以利用一些高级功能来解决此问题,但它们仅用于非常复杂的情况,实际上并非如此。

你想要做的正是为支持而创建的模式规则:

all: $(TARS)

z%: z%.o z.c
        gcc -c -o $@ $^

这就是你所需要的。

预计到达时间

GNU make 不提供任何补全功能,因此你需要弄清楚补全是在哪里完成的以及它是如何工作的,以了解你需要在 makefile 中包含什么才能使其工作。如果它只在显式目标上完成,你可以让它们像这样:

all: $(TARS)

$(TARS):

z%: z%.o z.c
        gcc -c -o $@ $^

或者你可以改用静态模式规则:

all: $(TARS)

$(TARS): z%: z%.o z.c
        gcc -c -o $@ $^

我不明白你下面评论中的最后一句话。